# 第3章 ARM 9指令系统



- ARM处理器的寻址方式
- ARM指令集
- Thumb指令集

### 3.1 ARM处理器的寻址方式

- 寻址方式: 就是根据指令中操作数的信息寻找操作数实际物理地址的方 式。
- 依据指令中给出的操作数的不同格式,ARM指令系统具有8种常见的寻 址方式:
  - ✓寄存器寻址
  - ✓立即寻址
  - ✓寄存器间接寻址
  - ✓变址寻址
  - ✓ 寄存器移位寻址
  - ✓ 多寄存器寻址
  - ✓ 堆栈寻址
  - ✓ 相对寻址

### 3.1.1 寄存器寻址

- 在寄存器寻址方式下,寄存器的值即为操作数。
- · ARM指令普遍采用此种寻址方式。

• 例:

```
ADD R0, R1, R2 : R0=R1+R2
```

MOV R0, R1 ; R0=R1

### 3.1.2 立即寻址

- 在立即数寻址中,操作数本身直接在指令中给出,取出指令也就 获得了操作数,这个操作数也称为立即数。
- #后的立即数形式:

0x或&表示十六进制数

0b表示二进制数

0d或缺省表示十进制数

例:

ADD R0, R1, #5 ; R0=R1+5

MOV R0, # 0x55: R0=0x55

其中:操作数5,0x55就是立即数,立即数在指令中要以"#" 为前缀,后面跟实际数值。

## 立即数的形成

- 合理常数: 一个32位数用12位编码表示,符合以下规则才是合法常数。 常数=immed\_8循环右移(2×rotate\_imm)
- 例如:
- 汇编指令 mov r0,#0x0000f200
- 机器指令 0xe3a00cf2, 其中0xcf2为立即数。
- Immed\_8=0xf2 rotate\_imm=0x0c
- 常数0xf2 (循环右移动24位)
   0x0000f200= 0xf2循环右移(2×0x0c)

| 11-8       | 7-0     |  |  |  |
|------------|---------|--|--|--|
| 循环部分       | 立即数部分   |  |  |  |
| Rotate_imm | Immed_8 |  |  |  |

| 31           | -28        |      | 27-25 |      | 24   | -21  |      | 20   |      | 19-  | 16   |      | 15-12 | ,  |    | 11-0 | <u>U</u> |   |
|--------------|------------|------|-------|------|------|------|------|------|------|------|------|------|-------|----|----|------|----------|---|
| co           | nd         |      |       |      | opo  | code |      | S    |      | Rı   | n    |      | Rd    |    | *  | Opi  | 2        |   |
| <del>,</del> | 移动次数       | 发 1  | 2     | 3    | 4    | 5    | 6    | 7    | 8    | 9    | 10   | 11   | 12    | 13 | 14 | 15   |          |   |
| 每次移          | 动2位        | 3130 | 2928  | 2726 | 2524 | 2322 | 2120 | 1918 | 1716 | 1514 | 1312 | 1110 | 98    | 76 | 54 | 32   | 10       |   |
|              |            | 00   | 00    | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | _00_ | -00   | 11 | 11 | 00   | 10       | _ |
| 第三           | 1次         | 10   | 00    | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00    | 00 | 11 | 11   | 00       |   |
| 第2           | 2次         | 00   | 10    | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00    | 00 | 00 | 11   | 11       |   |
| 第            | 3次         | 11   | 00    | 10   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00   | 00    | 00 | 00 | 00   | 11       |   |
| 第1           | つ <i>次</i> | 00   | 00    | 00   | 00   | 00   | 00   | 00   | 00   | 11   | 11   | 00   | 10    | 00 | 00 | 00   | 00       |   |

## 3.1.3 寄存器间接寻址

- 寄存器中的值是操作数的物理地址。
- 而实际的操作数存放在存储器中。

例:

```
STR R0, [R1]
                ; [R1]=R0
```

LDR R0, [R1] R0=[R1]

### 3.1.4 变址寻址

- 将寄存器(称为基址寄存器)的值与指令中给出的偏移地 址量相加,所得结果作为操作数的物理地址。
- 变址寻址方式常用于访问某基地址附近的地址单元。

#### • 例:

```
LDR R0, [R1, #5]; R0=[R1+5]
```

LDR R0, [R1, R2]; R0=[R1+R2]

## 3.1.5 寄存器移位寻址

- · 寄存器移位寻址是ARM指令集独有的寻址方式。
- 寄存器移位寻址的操作数由寄存器的数值做相应移位而得到。
- 移位的方式在指令中以助记符的形式给出,而移位的位数可用立即数或寄存器寻址方式表示。
- ARM微处理器内嵌桶型移位器,移位操作在ARM指令集中不作为单独的指令使用,它只能作为指令格式中的一个字段,在汇编语言中表示为指令中的选项。
- 例:

ADD R0, R1, R2, ROR #5

; R0=R1+R2循环右移5位

MOV R0, R1, LSL R3

; R0=R1逻辑左移R3位

· ARM指令集共有5种位移操作。

## LSL 逻辑左移

• 格式为:

通用寄存器,LSL(或ASL) 操作数

- 功能: LSL(或ASL)可完成对通用寄存器中的内容进行逻辑(或算术)的左移操作,按操作数所指定的数量向左移位,低位用零来填充,最后一个左移出的位放在状态寄存器的C位。
- 操作数:通用寄存器,也可以是立即数(0~31)。
- 操作示例:

**MOV R0, R1, LSL #2** 



### LSR 逻辑右移

• 格式为:

通用寄存器,LSR 操作数

- 功能: LSR可完成对通用寄存器中的内容进行逻辑右移的操作,按操作 数所指定的数量向右移位,左端用零来填充,最后一个右移出的位放在 状态寄存器的C位。
- 操作数:通用寄存器,也可以是立即数(0~31)。
- 操作示例:

**MOV R0, R1, LSR #4** 



### ROR 循环右移

格式为:

通用寄存器,ROR 操作数

- 功能: ROR可完成对通用寄存器中的内容进行循环右移的操作,按操作 数所指定的数量向右循环移位,右端移出的位填充在左侧的空位处,最 后一个右移出的位同时也放在状态寄存器的C位。
- 操作数:通用寄存器,也可以是立即数(0~31)。
- 操作示例:

R0, R1, ROR #4 MOV



## ASR 算术右移

格式为:

通用寄存器,ASR 操作数

- 功能: ASR可完成对通用寄存器中的内容进行算术右移的操作,按操作 数所指定的数量向右移位,最左端的位保持不变,最后一个右移出的位 放在状态寄存器的C位。
- 操作数:通用寄存器,也可以是立即数(0~31)。
- 操作示例:

**R0, R1, ASR #4** MOV



## RRX 带扩展的循环右移

格式为:

通用寄存器,RRX

- 功能: RRX可完成对通用寄存器中的内容进行带扩展的循环右移的操作, 向右循环移动1位,左侧空位由状态寄存器C位来填充,右侧移出的位移 进状态位C中。
- 注意:没有操作数,每次执行指令只能移动一位。
- 操作示例:

MOV **R0, R1, RRX** 



13

## 3.1.6 多寄存器寻址

- 在多寄存器寻址方式中,一条指令可实现一组寄存器值的传送。
- 这种寻址方式可以一次对多个寄存器寻址,多个寄存器由小到大排列,最多可传送16个寄存器。
- 连续的寄存器间用"一"连接,否则用","分隔。
- 例:

LDMIA R0,  $\{R1-R5\}$ ; R1=[R0]

R2=[R0+4]

R3=[R0+8]

R4=[R0+12]

R5=[R0+16]

- 指令中IA表示在执行完一次Load操作后,R0自增4。
- 该指令将以R0为起始地址的5个字数据分别装入R1,R2,R3,R4,R5中。

## 3.1.7 堆栈寻址

- 堆栈:按照"先进后出"的原则组织的特定的数据存储的区域。
- 使用专门的寄存器(堆栈指针SP(R13))指向堆栈栈顶。
- 堆栈寻址用于数据栈与寄存器组之间批量数据传输。
- 当数据写入和读出内存的顺序不同时,使用堆栈寻址可以很好的解决这问题。

#### • 例:

STMFD R13!, {R0,R1,R2,R3,R4}

;将R0-R4中的数据压入堆栈,R13为堆栈指针

LDMFD R13!, {R0,R1,R2,R3,R4}

;将数据出栈,恢复R0-R4原先的值

## 3.1.8 相对寻址

相对寻址同基址变址寻址相似,区别只是将程序计数器 PC作为基址寄存器,指令中的标记作为地址偏移量。

例:

**BEQ** process1

process1

## 3.2 ARM指令集

- 机器指令: CPU指令,能被处理器直接执行,而伪指令宏和宏指令不能。
   机器指令包括ARM指令集和Thumb指令集;
- 伪指令: 汇编指令,在源程序汇编期间,由汇编编译器处理。其作用是 为汇编程序完成准备工作;
- 宏指令: 汇编指令,在程序中用于调用宏,宏是一段独立的程序代码; 在程序汇编时,对宏调用进行展开,用宏体代替宏指令。
- ARM微处理器的指令集是加载/存储型的,即指令集仅能处理寄存器中的数据,处理结果仍要放回寄存器中,而对系统存储器的访问则需要通过专门的加载/存储指令来完成。
- ARM9指令集,包括ARM指令集、Thumb指令集。

## 3.2.1 指令格式

• 汇编指令语法格式为:

ADDEQS R0, R1, R2

• 对应的机器指令的编码格式为:

| 31~28 | <b>/</b> 27~25\ | 24~21  | 20 | 19~16 | 15~12 | 11 ~ 0       |
|-------|-----------------|--------|----|-------|-------|--------------|
| cond  |                 | opcode | S  | Rn    | Rd    | op2          |
| 0000  | 001             | 0100   | 1  | 0001  | 0000  | 000000000010 |

注: 该指令格式仅针对本例的指令,不同的指令有不同的指令格式。

#### ARM指令格式

|          |                                                          |          |   |   |   |    |     |     |      |    |   |      |   |   |       |        |      |       |      |     |       |       |      |    |    | _ |
|----------|----------------------------------------------------------|----------|---|---|---|----|-----|-----|------|----|---|------|---|---|-------|--------|------|-------|------|-----|-------|-------|------|----|----|---|
| <b>N</b> | Data processing immediate shift                          | cond [1] | 0 | 0 | 0 | ١, | ро  | ode | 9    | s  |   | Rn   |   |   | Rd    |        | shi  | ft am | ou   | nt  | shift | 0     |      | Rı | n  |   |
| <u></u>  | Miscellaneous instructions:<br>See Figure 3-3            | cond [1] | 0 | 0 | 0 | 1  | 0   | x   | х    | 0  | х | хх   | x | x | ххх   | : ;    | хх   | Х     | x    | x   | хх    | 0     | x    | x  | x  | × |
|          | Data processing register shift [2]                       | cond [1] | 0 | 0 | 0 | ,  | орс | ode | Э    | s  |   | Rn   |   |   | Rd    |        |      | Rs    |      | 0   | shift | 1     |      | R  | m  |   |
|          | Miscellaneous instructions:<br>See Figure 3-3            | cond [1] | 0 | 0 | 0 | 1  | 0   | х   | х    | 0  | х | хх   | х | х | ххх   | . >    | х х  | x     | х    | 0   | хх    | 1     | x    | х  | x  | x |
|          | Multiplies, extra load/stores:<br>See Figure 3-2         | cond [1] | 0 | 0 | 0 | х  | х   | х   | х    | х  | х | хх   | x | х | ххх   | •      | х х  | x     | x    | 1   | хх    | 1     | х    | х  | x  | x |
|          | Data processing immediate [2]                            | cond [1] | 0 | 0 | 1 | ď  | эрс | ode | Э    | s  |   | Rn   |   |   | Rd    |        | ro   | tate  |      |     | im    | me    | dia  | te |    |   |
|          | Undefined instruction [3]                                | cond [1] | 0 | 0 | 1 | 1  | 0   | x   | 0    | 0  | x | ххх  | х | х | x x x | ( )    | хх   | х     | х    | х   | хх    | x     | х    | х  | х  | х |
|          | Move immediate to status register                        | cond [1] | 0 | 0 | 1 | 1  | 0   | R   | 1    | 0  |   | Mask |   |   | SBO   |        | ro   | tate  |      |     | im    | me    | dia  | te |    |   |
|          | Load/store immediate offset                              | cond [1] | 0 | 1 | 0 | Р  | U   | В   | w    | L  |   | Rn   |   |   | Rd    |        |      |       |      | im  | media | te    |      |    |    |   |
|          | Load/store register offset                               | cond [1] | 0 | 1 | 1 | Р  | U   | В   | w    | L  |   | Rn   |   |   | Rd    |        | shif | ft am | our  | nt  | shift | 0     |      | R  | m  |   |
|          | Undefined instruction                                    | cond [1] | 0 | 1 | 1 | x  | x   | х   | х    | x  | × | ххх  | x | x | x x x | : :    | хх   | х     | x    | х   | х х   | 1     | x    | х  | x  | x |
|          | Undefined instruction [4,7]                              | 1 1 1 1  | 0 | x | x | x  | x   | х   | x    | x  | × | ххх  | x | x | x x x | : ;    | хх   | х     | x    | x   | х х   | x     | x    | х  | x  | x |
|          | Load/store multiple                                      | cond [1] | 1 | 0 | 0 | Р  | U   | s   | w    | L  |   | Rn   |   |   |       |        |      | re    | gist | ter | ist   |       |      |    |    |   |
|          | Undefined instruction [4]                                | 1 1 1 1  | 1 | 0 | 0 | x  | x   | x   | x    | х  | × | ххх  | x | х | ххх   | : ;    | x x  | х     | x    | х   | хх    | x     | x    | х  | x  | x |
|          | Branch and branch with link                              | cond [1] | 1 | 0 | 1 | L  |     |     |      |    |   |      |   |   | 24-b  | it o   | ffse | t     |      |     |       |       |      |    |    |   |
|          | Branch and branch with link<br>and change to Thumb [4]   | 1 1 1 1  | 1 | 0 | 1 | н  |     |     |      |    |   |      |   |   | 24-b  | it o   | ffse | t     |      |     |       |       |      |    |    |   |
|          | Coprocessor load/store and double register transfers [6] | cond [5] | 1 | 1 | 0 | Р  | U   | N   | w    | L  |   | Rn   |   |   | CRd   |        | ср_  | _num  | ı    |     | 8-    | bit ( | offs | et |    |   |
|          | Coprocessor data processing                              | cond [5] | 1 | 1 | 1 | 0  | o   | рс  | ode  | e1 |   | CRn  |   |   | CRd   |        | ср_  | _num  | 1    | ор  | code2 | 0     |      | CF | Rm |   |
|          | Coprocessor register transfers                           | cond [5] | 1 | 1 | 1 | 0  | ор  | coc | de 1 | L  |   | CRn  |   |   | Rd    |        | ср_  | _num  | 1    | ор  | code2 | 1     |      | CF | Rm |   |
|          | Software interrupt                                       | cond [1] | 1 | 1 | 1 | 1  |     |     |      |    |   |      |   |   | swi n | number |      |       |      |     |       |       |      |    |    |   |
|          | Undefined instruction [4]                                | 1 1 1 1  | 1 | 1 | 1 | 1  | x   | х   | х    | х  | х | хх   | х | х | x x x |        | х х  | x     | х    | х   | хх    | х     | х    | х  | x  | x |

### ARM指令的助记符

ARM指令在汇编程序中用助记符表示,一般ARM指令的助记符格式为:

```
<opcode> {<cond>} {S} <Rd>,<Rn>,<op2>
```

- 其中:
  - < >是必选项
  - { }是可选项
  - <opcode>操作码,如ADD表示算术加操作指令:
  - {<cond>} 决定指令执行的条件域;
  - {S} 决定指令执行是否影响CPSR寄存器的值;
  - <Rd>目的寄存器:
  - <Rn> 第一个操作数,为寄存器;
  - <op2> 第二个操作数。
- 例如,指令 ADDEQS R1, R2, #5

### 第2个操作数

• ARM指令在汇编程序中用助记符表示,一般ARM指令的助记符格式为:

```
<opcode> {<cond>} {S} <Rd>,<Rn>,<op2>
```

- 灵活地使用第2个操作数 "op2"能够提高代码效率。它有如下的 形式:
  - #immed\_8r: 常数表达式;
  - Rm: 寄存器方式;
  - Rm, shift: 寄存器移位方式。

# 3.2.2 条件码

- 几乎所有的ARM指令都可以根据当前程序状态寄存器CPSR中标志位的值,有条件地执行。
- · ARM指令的条件域<cond>有16种类型。

|               | THENTH VIIIA (IIIA) I MACONIA PIONI 大王。 |        |                    |                       |  |  |  |
|---------------|-----------------------------------------|--------|--------------------|-----------------------|--|--|--|
|               | cond                                    | 编码     | CPSR中标志位           | 含义                    |  |  |  |
| 相等            | EQ                                      | 0000   | Z置位                | 相等                    |  |  |  |
| 加守            | NE                                      | 0001   | Z清零                | 不相等                   |  |  |  |
| 判负            | MI                                      | 0100   | N置位                | 负数                    |  |  |  |
| 刊贝            | PL                                      | 0101   | N清零                | 正数或零                  |  |  |  |
| 溢出            | VS                                      | 0110   | V置位                | 溢出                    |  |  |  |
| (無山)          | VC                                      | 0111   | V清零                | 未溢出                   |  |  |  |
| (             | CS/HS                                   | 0010   | C置位                | 无符号数大于或等于             |  |  |  |
| <b>无符号数</b>   | CC/LO                                   | 0011   | C清零                | 无符号数小于                |  |  |  |
| 7019 7 30     | HI                                      | 1000   | C置位Z清零             | 无符号数大于                |  |  |  |
|               | LS                                      | 1001   | C清零Z置位             | 无符号数小于或等于             |  |  |  |
|               | GE                                      | 1010   | N等于V               | 带符号数大于或等于             |  |  |  |
| 有符号数          | LT                                      | 1011   | N不等于V              | 带符号数小于                |  |  |  |
| 行打与数          | GT                                      | 1100   | Z清零且(N等于V)         | 带符号数大于                |  |  |  |
|               | LE                                      | 1101   | Z置位或(N不等于V)        | 带符号数小于或等于             |  |  |  |
|               | AL                                      | 1110   | 忽略                 | 无条件执行                 |  |  |  |
|               |                                         | 1111   | 依版本不同,定义不同         |                       |  |  |  |
| Ji Lin Univer | sity China (C)                          | MPUTER | SCIENCE AND TECHNO | LOGY znaonw@jiu.edu.c |  |  |  |

# 条件助记符--英文解释

| Opcode<br>[31:28] | Mnemonic<br>extension | Meaning                           | Condition flag state                                                              |
|-------------------|-----------------------|-----------------------------------|-----------------------------------------------------------------------------------|
| 0000              | EQ                    | <u>Eq</u> ual                     | Z set                                                                             |
| 0001              | NE                    | Not equal                         | Z clear                                                                           |
| 0010              | CS/HS                 | Carry set/unsigned higher or same | C set                                                                             |
| 0011              | CC/LO                 | Carry clear/unsigned lower        | C clear                                                                           |
| 0100              | MI                    | Minus/negative                    | N set                                                                             |
| 0101              | PL                    | Plus/positive or zero             | N clear                                                                           |
| 0110              | VS                    | Overflow                          | <u>V</u> set                                                                      |
| 0111              | VC                    | No overflow                       | <u>V</u> clear                                                                    |
| 1000              | HI                    | Unsigned higher                   | C set and Z clear                                                                 |
| 1001              | LS                    | Unsigned lower or same            | C clear or Z set                                                                  |
| 1010              | GE                    | Signed greater than or equal      | N set and V set, or N clear and V clear (N == V)                                  |
| 1011              | LT                    | Signed less than                  | N set and V clear, or N clear and V set (N != V)                                  |
| 1100              | GT                    | Signed greater than               | Z clear, and either N set and V set, or<br>N clear and V clear $(Z == 0, N == V)$ |
| 1101              | LE                    | Signed less than or equal         | Z set, or N set and V clear, or<br>N clear and V set (Z == 1 or N != V)           |
| 1110              | AL                    | Always (unconditional)            | -                                                                                 |

## 条件-举例

• CMP R0, R1 ; R0与R1比较

• ADDHI R0, R0, #1 ; 若R0 > R1, 则R0=R0+1

• ADDLS R1, R1, #1 ; 若R0≤R1,则R1=R1+1

|              | cond  | 编码   | CPSR中标志位    | 含义                       |
|--------------|-------|------|-------------|--------------------------|
| I pay dender | EQ    | 0000 |             | 相等                       |
| 相等           | NE    | 0001 | Z清零         | 不相等                      |
| Vil A        | MI    | 0100 | N置位         | 负数                       |
| 判负           | PL    | 0101 | N清零         | 正数或零                     |
| 溢出           | VS    | 0110 | V置位         | 溢出                       |
| <b>证</b> 山   | VC    | 0111 | V清零         | 未溢出                      |
|              | CS/HS | 0010 | C置位         | 无符号数大于或等于                |
| 无符号数         | CC/LO | 0011 | C清零         | 无符号数小于                   |
| 7019 7 30    | н     | 1000 | C置位Z清零      | 无符号数大于                   |
|              | LS    | 1001 | C清零Z置位      | 无符号数小于或等于                |
|              | GE    | 1010 | N等于V        | 带符号数大于或等于                |
| 有符号数         | LT    | 1011 | N不等于V       | 带符号数小于                   |
| 行机与数         | GT    | 1100 | Z清零且(N等于V)  | 带符号数大于                   |
|              | LE    | 1101 | Z置位或(N不等于V) | 带符号数小于或等于                |
|              | AL    | 1110 | 忽略          | 无条件执行                    |
| Ji Lin Unive |       | 1111 | 依版本不同,定义不同  | )[()(}γ znaonw@jiu.euu.c |

## 3.2.4 ARM 数据处理类指令

- 数据处理指令只能对寄存器的内容进行操作,不允许对存储器中的数据 进行操作,也不允许指令直接使用存储器的数据或在寄存器与存储器之 间传送数据。
- 数据处理指令可分为3大类:数据传送指令、算术逻辑运算指令、比较指令。
- 数据传送指令:用于在寄存器和存储器之间进行数据的双向传输。
- 算术逻辑运算指令:完成常用的算术与逻辑的运算,该类指令不但将运算结果保存在目的寄存器中,同时更新CPSR中的相应条件标志位。
- 比较指令:完成对指定的两个寄存器(或1个寄存器,1个立即数)进行比较,不保存运算结果,只影响CPSR中相应的条件标志位。

### MOV 数据传送指令

- 格式: MOV{<cond>}{S} <Rd>, <op1>
- 功能: Rd←op1
- Op1: 寄存器、被移位的寄存器、立即数。

- 例如:
- MOV R0, #5 ; R0=5
- MOV R0, R1 ; R0=R1
- ; R0=R1左移5位 MOV R0, R1, LSL #5

### MVN 数据取反传送指令

- 格式: MVN{<cond>}{S} <Rd>, <op1>
- 功能: op1按位取反→Rd, 即Rd=!op1。
- Op1: 寄存器、被移位的寄存器、立即数。

- 例如:
- MVN R0, # 0 ; R0= -1

### ADD 加法指令

- 格式: ADD{<cond>}{S} <Rd>, <Rn>, <op2>
- 功能: Rd← Rn+op2
- Op2: 寄存器,被移位的寄存器、立即数。

- 例如:
- ADD R0, R1, #5; R0=R1+5
- ADD R0, R1, R2 ; R0=R1+R2
- ADD R0, R1, R2, LSL #5 ; R0=R1+R2左移5位

### ADC 带进位加法指令

- 格式: ADC{<cond>}{S} <Rd>, <Rn>, <op2>
- 功能: Rd← Rn+op2+carry
- Op2: 寄存器、被移位的寄存器、立即数。
- carry为进位标志值。
- 该指令用于实现超过32位的数的加法。
- 例如:
- 第一个64位操作数存放在寄存器R3 R2中:
- 第二个64位操作数存放在寄存器R5 R4中:
- 64位结果存放在R1 R0中。
- 64位的加法可由以下语句实现:
- **ADDS R0, R2, R4** ;低32位相加,S表示结果影响条件标志位的值
- ;高32位相加 **ADC** R1, R3, R5

### SUB 减法指令

- 格式: SUB{<cond>}{S} <Rd>, <Rn>, <op2>
- 功能: Rd← Rn-op2
- Op2: 寄存器、被移位的寄存器、立即数。
- 例如:
- SUB R0, R1, #5 ; R0=R1-5
- SUB R0, R1, R2 ; R0=R1-R2
- SUB R0, R1, R2, LSL #5 ; R0=R1-R2左移5位

### SBC 带借位减法指令

- 格式: SBC{<cond>}{S} <Rd>, <Rn>, <op2>
- 功能: Rd← Rn-op2-!carry
- Op2: 寄存器、被移位的寄存器、立即数。
- SUB和SBC生成进位标志的方式不同于常规,如果需要借位则清除进位标志,所以指令要对进位标志进行一个非操作。
- 例如:
- 第一个64位操作数存放在寄存器R3 R2中;
- 第二个64位操作数存放在寄存器R5 R4中;
- 64位结果存放在R1 R0中。
- 64位的减法(第一个操作数减去第二个操作数)可由以下语句实现:
- SUBS R0, R2, R4 ;低32位相减,S表示结果影响条件标志位的值
- SBC R1, R3, R5 ; 高32位相减

### RSB 反向减法指令

- 格式: RSB{<cond>}{S} <Rd>, <Rn>, <op2>
- 功能:同SUB指令,但倒换了两操作数的前后位置,即Rd←op2-Rn。

- 例如:
- ; R0=5-R1 RSB R0, R1, #5
- **RSB** R0, R1, R2 ; R0=R2-R1
- RSB R0, R1, R2, LSL #5 ; R0=R2左移5位-R1

### RSC 带借位的反向减法指令

- 格式: RSC{<cond>}{S} <Rd>, <Rn>, <op2>
- 功能:同SBC指令,但倒换了两操作数的前后位置, 即Rd← op2-Rn-!carry
- 例如:
- 第一个64位操作数存放在寄存器R3 R2中;
- 第二个64位操作数存放在寄存器R5 R4中;
- 64位结果存放在R1 R0中。
- 64位的减法(第一个操作数减去第二个操作数)可由以下语句实现:
- SUBS R0, R4, R2 ; 低32位相减,S表示结果影响寄存器CPSR的值
- RSC R1, R5, R3 ; 高32位相减

33

### AND 逻辑与指令

- 格式: AND{<cond>}{S} <Rd>, <Rn>, <op2>
- 功能: Rd← Rn AND op2
- Op2: 寄存器,被移位的寄存器、立即数。
- 一般用于清除Rn的特定几位。
- 按位操作。

| • | 例如: | 假设R0=0X12345678 |
|---|-----|-----------------|
|---|-----|-----------------|

• AND R0, R0, #5

;保持R0的第0位和第2位,其余位清0

| OP1 | 运算符      | OP2 | Ш | RESULT |
|-----|----------|-----|---|--------|
|     | (与人)     |     |   |        |
| 0   | $\wedge$ | 0   | Ш | 0      |
| 0   | ^        | 1   | Ш | 0      |
| 1   | ^        | 0   | = | 0      |
| 1   | $\wedge$ | 1   | = | 1      |

0001 0010 0011 0100 0101 0110 0111 1000 0000 0000 0000 0000 0000 0000 0101

0X12345678

5

0000 0000 0000 0000 0000 0000 0000 0000

### ORR 逻辑或指令

• 格式: ORR{<cond>}{S} <Rd>, <Rn>, <op2>

• 功能: Rd← Rn OR op2

• Op2: 寄存器、被移位的寄存器、立即数。

• 一般用于设置Rn的特定几位。

• 例如: 假设R0=0X12345678

• ORR R0, R0, #5

;R0的第0位和第2位设置为1,

; 其余位不变

| OP1 | 运算符<br>(或∀) | OP2 | = | RESULT |
|-----|-------------|-----|---|--------|
| 0   | V           | 0   | = | 0      |
| 0   | <b>V</b>    | 1   | = | 1      |
| 1   | V           | 0   | = | 1      |
| 1   | V           | 1   | = | 1      |



### EOR 逻辑异或指令

格式: EOR{<cond>}{S} <Rd>, <Rn>, <op2>

功能: Rd← Rn EOR op2

Op2: 寄存器、被移位的寄存器、立即数。

一般用于将Rn的特定几位取反。

| • | 例如: | 假设R0=0X12345678 |
|---|-----|-----------------|
|---|-----|-----------------|

EOR R0, R0, #5

; R0的第0位和第2位取反,

: 其余位不变

| OP1 | 运算符(异<br>或 ⊕ ) | OP2 | = | RESULT |
|-----|----------------|-----|---|--------|
| 0   | $\oplus$       | 0   | = | 0      |
| 0   | <b>⊕</b>       | 1   | = | 1      |
| 1   | <b>⊕</b>       | 0   | = | 1      |
| 1   | <b>⊕</b>       | 1   | = | 0      |

0001 0010 0011 0100 0101 0110 0111 1000

0X12345678

0000 0000 0000 0000 0000 0000 0000 0\1/0\1/

0001 0010 0011 0100 0101 0110 0111 1101

 $0 \times 1234567D$ 

#### BIC 位清除指令

- 格式: BIC{<cond>}{S} <Rd>, <Rn>, <op2>
- 功能: Rd← Rn AND (!op2)
- 用于清除寄存器Rn中的某些位,并把结果存放到目的寄存器Rd中。
- 操作数op2是一个32位掩码(mask),如果在掩码中设置了某一位,则清除 Rn中的这一位;未设置的掩码位指示Rn中此位保持不变。
- Op2: 寄存器、被移位的寄存器、立即数。
- 例如:假设R0=0X12345678
- BIC R0, R0, #5 ; R0中第0位和第2位清0, 其余位不变



(2) \$\lambda\$ 1111 1111 1111 1111 1111 1010 0xfffffffA

0000 0010 0011 0100 0101 0110 0111 1000

 $0 \times 1234567A$ 

#### MUL 32位乘法指令

- 格式: MUL{<cond>}{S} <Rd>, <Rn>, <op2>
- 功能: Rd← Rn×op2
- 该指令根据S标志,决定操作是否影响CPSR的值。
- Op2:必须为寄存器。
- Rn和op2的值为32位的有符号数或无符号数。
- 例如:
- ;R0=R1×R2,结果影响寄存器CPSR的值 **MULS R0, R1, R2**

#### MLA 32位乘加指令

- 格式: MLA{<cond>}{S} <Rd>, <Rn>, <op2>, <op3>
- 功能: Rd← Rn×op2+op3
- Op2、op3:必须为寄存器。
- Rn、op2和op3的值为32位的有符号数或无符号数。
- 例如:
- $; R0=R1\times R2+R3$ MLA R0, R1, R2, R3

39

#### SMULL 64位有符号数乘法指令

• 格式:

$$SMULL{}{S} , , ,$$

- 功能: Rdh Rdl← Rn×op2
- Rdh、Rdl、op2: 均为寄存器。
- · Rn和op2的值为32位的有符号数。
- 例如:
- SMULL R0, R1, R2, R3 ; R0=R2×R3的低32位
  - ;R1=R2×R3的高32位

#### SMLAL 64位有符号数乘加指令

格式:

$$SMLAL{}{S} < Rdl>, < Rdh>, < Rn>, < op 2>$$

- 功能: Rdh Rdl← Rn×op2+Rdh Rdl
- Rdh、Rdl、op2:均为寄存器。
- Rn和op2的值为32位的有符号数。
- Rdh Rdl的值为64位的加数。

- 例如:
- **SMLAL R0, R1, R2, R3**
- ; R0=R2×R3的低32位+R0
  - ; R1=R2×R3的高32位+R1

#### UMULL 64位无符号数乘法指令

格式:

 $UMULL{<cond>}{S} < Rdl>, < Rdh>, < Rn>, < op 2>$ 

功能:同SMULL指令:

Rdh Rdl $\leftarrow$  Rn $\times$ op2

- 但Rn和op2的值为32位的无符号数。
- 例如:
- ;R0=R2×R3的低32位 **UMULL R0, R1, R2, R3**

;R1=R2×R3的高32位

其中R2、R3的值为无符号数

42

#### UMLAL 64位无符号数乘加指令

格式:

 $UMLAL \{<cond>\}\{S\} <Rdl>, <Rdh>, <Rn>, <op2>;$ 

· 功能:同SMLAL指令:

 $Rdh Rdl \leftarrow Rn \times op2 + Rdh Rdl$ 

- 但Rn, op2的值为32位的无符号数, Rdh Rdl的值为64位无符号数。
- 例如:
- UMLAL R0, R1, R2, R3 ; R0=R2×R3的低32位+R0

; R1=R2×R3的高32位+R1

- 其中R2、R3的值为32位无符号数
- R1、R0的值为64位无符号数

#### CMP 比较指令

- 格式: CMP{<cond>} <Rn>, <op1>
- 功能: Rn-op1
- 该指令进行一次减法运算,但不存储结果,根据结果更新CPSR中条件标志位的值。
- 该指令不需要显式地指定S后缀来更改状态标志。
- Op1: 寄存器、立即数。
- 例如:
- CMP R0, #5 ; 计算R0-5, 根据结果设置条件标志位
- ADDGT R0, R0, #5; 如果R0>5, 则执行ADDGT指令

#### 如何影响标志位



N-->Negative Z-->Zero

C-->Carry v ->0verflow

M[4:0]模式 用户 10000 10001 FIQ 10010 IRQ 管理 10011 中止 10111 未定义 11011 系统 11111

AND RO, RO, #0 MOV R1, #5 CMP RO, R1



CPSR = 0x800000D3= NzCvQifT\_Svc

31

AND RO, RO, #0 MOV R1, #5 CMP RO, R1



0

#### CMN 反值比较指令

- 格式: CMN{<cond>} <Rn>, <op1>
- 同CMP指令,但寄存器Rn的值是和op1取负的值进行比较: 功能:

Rn - (-op1)

- 例如:
- : 把R0与-5进行比较 CMN R0, #5

#### TST 位测试指令

- 格式: TST {<cond>} 〈Rn>, 〈op1>
- 功能: Rn AND op1
- · 根据结果更新CPSR中条件标志位的值,但不存储结果。
- 用于检查寄存器Rn是否设置了op1中相应的位。

- 例如:
- TST R0, #5 ; 测试R0中第0位和第2位是否为1

#### TEQ 相等测试指令

- 格式: TEQ{<cond>} 〈Rn>, 〈op1>
- 功能: Rn EOR op1
- 将寄存器Rn的值和操作数op1所表示的值按位作逻辑异或 操作,根据结果更新CPSR中条件标志位的值,但不存储结 果。
- 用于检查寄存器Rn的值是否和op1所表示的值相等。

- 例如:
- TEQ RO, #5

: 判断RO的值是否和5相等

#### 3.2.5 ARM 分支指令

- 分支指令作用:程序的跳转、程序状态的切换。
- · ARM程序设计中,实现程序跳转有两种方式:
  - (1) 跳转指令: 跳转空间依据指令确定。
  - (2) 直接向程序寄存器PC(R15) 中写入目标地址值: 在4GB空间任意跳转。
- · 程序状态切换:ARM状态、Thumb状态。

# B 跳转指令 (Branch)

- 格式: B{<cond>} <addr>
- 功能: PC← PC+ addr左移两位
- 说明:addr的值是相对当前PC(即寄存器R15)的值的一个偏移量,而
   不是一个绝对地址,它是24位有符号数。实际地址的值由汇编器来计算。
- 目标地址计算方法:

跳转的目的地址=addr的值有符号扩展为32位后左移两位(即乘4)+PC值

- 跳转的范围为-32MB~+32MB。
- 例如: (类似8086 JMP)

B exit

; 程序跳转到标号exit处

• • •

exit ...

• 例如: 执行10次循环。

MOV R0, #10

; 初始化循环计数器

loop ...

; 循环体

**SUBS R0**, #1

;计数器减1,设置条件码

**BNE** loop

,如果计数器R0≠0,重复循环

#### BL 带返回的跳转指令(Branch with Link)

- 格式: BL{<cond>} <addr>
- 功能:子程序调用。
- 同B指令,但BL指令执行跳转操作的同时,还将子程序的返回地址 (注意:不是PC内容)保存到LR寄存器(寄存器R14)中。
- · 该指令用于实现子程序调用,程序的返回可通过把LR寄存器的值 复制到PC寄存器中来实现。
- 例如:

BL func ; 调用子程序func

• • •

func

• • •

MOV R15, R14

; 子程序返回

例如:条件子程序调用。

• • •

CMP R0, #5

BLLT SUB1

; 若R0<5, 调用SUB1子程序

**BLGE SUB2** 

;否则调用SUB2子程序

## BX带状态切换的跳转指令

• 格式: BX <Rn>

功能:状态切换。

处理器跳转到目标地址处,从那里继续执行。

目标地址为寄存器Rn的值和0xFFFFFFE作与操作的结果。

目标地址处的指令可以是ARM指令,也可以是Thumb 指令。

#### • 例如:

ADR R0, exit ;标号exit处的地址装入R0中

BX R0 , 跳转到exit处

## BLX带返回和状态切换的跳转指令

- 格式: BLX <addr> BLX <Rn>
- 功能:调用、状态切换。
- 处理器跳转到目标地址处,并将返回地址保存到LR寄存器中。
- 如果目标地址处为Thumb指令,则程序状态从ARM状态切换为 Thumb状态。
- 例如:

; 跳转到T16处执行, T16后面的指令为Thumb指令 **BLX T16** 

CODE16

: 后面指令为Thumb指令 **T16** 

53

## 3.2.3 ARM 存储器访问指令

- 存储器访问指令功能:寄存器和内存之间数据的传送。
- · Load (加载): 寄存器←内存
- · Store (存储): 内存←寄存器
- 该组指令使用频繁,在指令集中最为重要,因为其他指令只能操作寄存器,当数据存放在内存中时,必须先把数据从内存装载到寄存器,执行完后再把寄存器中的数据存储到内存中。
- Load/Store指令分为3类:
  - (1) 单一数据传送指令(LDR和STR等)
  - (2) 多数据传送指令(LDM和STM)
  - (3) 数据交换指令(SWP和SWPB)



## 加载指令与存储指令

か 载 指 令: LDR 目标寄存器,源地址 目标寄存器 ← 源地址 存储器



## LDR 字数据加载指令

- 格式: LDR{<cond>} <Rd>, <addr>
- 功能:
  - (1) addr所表示的内存地址中的字数据→目标寄存器Rd
  - (2) 合成的有效地址→基址寄存器。
- 地址addr: 简单的值、偏移量、被移位的偏移量。
- 地址addr的寻址方式涉及的寄存器意义:
- Rn: 基址寄存器。
- Rm: 变址寄存器。
- Index: 偏移量,12位的无符号数。

## Load/Store指令一般形式

```
内存地址为Rn的字数据→Rd
LDR
    Rd, [Rn]
                     内存地址为Rn+Rm的字数据→Rd
LDR
    Rd, [Rn, Rm]
                     内存地址为Rn+index的字数据→Rd
    Rd, [Rn, #index]
    Rd, [Rn, Rm, LSL # k];
                     内存地址为Rn+Rm×2的k次方的字数据→Rd
                     内存地址为Rn+Rm的字数据→Rd
LDR
    Rd, [Rn, Rm]!
                     并将新地址Rn+Rm→Rn
                     内存地址为Rn+index的字数据→Rd
    Rd, [Rn, #index]!
                     并将新地址Rn+index→Rn
    Rd, [Rn, Rm, LSL # k]!
                      内存地址为Rn+Rm×2的k次方的字数据→Rd
                     并将新地址Rn+Rm×2的k次方→Rn
                     内存地址为Rn的字数据→Rd
LDR Rd, [Rn], Rm
                     并将新地址Rn+Rm→Rn
                     内存地址为Rn的字数据→Rd
    Rd, [Rn], #index
                     并将新地址Rn+index→Rn
    Rd, [Rn], Rm, LSL \#5\;
                     内存地址为Rn的字数据→Rd
                     并将新地址Rn+Rm×32→Rn
```

Lin University China

#### 一般形式 Store指令

```
; 内存地址Rn的字存储单元<=Rd
    Rd, [Rn]
STR
                      内存地址Rn+Rm的字存储单元<=Rd
    Rd, [Rn, Rm]
STR
                      内存地址Rn+index的字存储单元<=Rd
    Rd, [Rn, #index]
    Rd, [Rn, Rm, LSL # k]
                      内存地址Rn+Rm×2的k次方的字存储单元<=Rd
    Rd, [Rn, Rm]!
                    ;内存地址为Rn+Rm的字存储单元<=Rd
                      并将新地址Rn+Rm→Rn
    Rd, [Rn, #index]!
                      内存地址为Rn+index的字存储单元<=Rd
                      并将新地址Rn+index→Rn
    Rd, [Rn, Rm, LSL # k]!
                       内存地址为Rn+Rm\times2的k次方的字存储单元<=Rd
                      并将新地址Rn+Rm×2的k次方→Rn
                      内存地址为Rn的字存储单元<=Rd
STR Rd, [Rn], Rm
                      并将新地址Rn+Rm→Rn
                      内存地址为Rn的字存储单元<=Rd
   Rd, [Rn], #index
                      并将新地址Rn+index→Rn
                      内存地址为Rn的字存储单元<=Rd
   Rd, [Rn], Rm, LSL \# k \ ;
                      并将新地址Rn+Rm×2的k次方→Rn 58
```

Lin University China

## Load/Store指令过程

- 例如:
- LDR R0, [R1, R2, LSL #5]!
- ;将内存中地址为R1+R2×32的字数据装入
- ; 寄存器R0,并将新地址R1+R2×32写入R1



# Load/Store指令伪代码

- LDR {<cond>}<Rd>, <addressing\_mode>
  指令操作的伪代码:
  if ConditionPassed(cond) then
  if adderss[1:0] = = 0b00 then
  Value = Memory[adderss, 4]
  else if adderss[1:0] = = 0b01 then
  - Value = Memory[adderss, 4] Rotate\_Right 8 else if adderss[1:0] = = 0b10 then

Value = Memory[adderss, 4] Rotate\_Right 16

else if adderss[1:0] = 0b11 then

Value = Memory[adderss, 4] Rotate\_Right 24

if (Rd is R15) then

if (architecture version 5 or above) then

**PC** = value AND 0xFFFFFFE

T Bit = value[0]

else

PC = value AND 0xFFFFFFFC

else

#### Load/Store指令举例

• LDR R1, [R0, #0x12] ; 读出R0+0x12地址中的数据,保存到R1

;中(R0的值不变)

• LDR R1, [R0, -R2] ; 将R0-R2地址处的数据读出,保存到R1

;中(R0的值不变)

• LDR R1, [R0] ; 将R0地址处的数据读出,保存到R1中

• LDR R1, localdata ;2的载次方字,该字位于变量localdata所

; 在地址

• LDR R0, [R1], R2, LSL #2; 将地址为R1的内存单元数据读取到R0

,中,然后R1=R1+R2×4

• 在编程中常使用该指令将外设端口数据读到R0中:

• MOV R1, #UARTADD ; 将外设端口地址UART ADD装入R1中

• LDR R0, [R1] ; 将外设端口数据存到R0中

## LDRB 字节数据加载指令

- 格式: LDR{<cond>}B <Rd>, <addr>
- · 功能:同LDR指令。但
  - (1) addr地址内8位的字节数据→ Rd
  - (2) Rd的高24位清0
- 例如:
- LDRB R0, [R1] ;将内存中起始地址为R1的一个字节数据装入R0中

## LDRH 半字数据加载指令

- 格式: LDR{<cond>}H <Rd>, <addr>
- · 功能:同LDR指令。但
  - (1) addr地址内16位的半字数据→Rd
  - (2) Rd的高16位清0
- 例如:
- LDRH R0, [R1] ; 将内存中起始地址为R1的半字数据

;装入R0中

## LDRT 用户模式的字数据加载指令

- 格式: LDR{<cond>}T <Rd>, <addr>
- 功能:同LDR指令。
- 说明:无论处理器处于何种模式,都将该指令当作一般用户模式下的内存操作。
- addr所表示的有效地址必须是字对齐的,否则从内存中读出的数值需进行循环右移操作。

# LDRBT 用户模式的字节数据加载指令

- 格式: LDR{<cond>}BT <Rd>, <addr>
- · 功能:同LDRB指令。
- 说明:无论处理器处于何种模式,都将该指令当作一般用户模式 下的内存操作。

## LDRSB 有符号的字节数据加载指令

- 格式: LDR{<cond>}SB <Rd>, <addr>
- · 功能:同LDRB指令,但
  - (1)addr地址内8位的字节数据→Rd
  - (2) Rd高24位按字节符号位扩展
- 例如:

R1=0x10000000

[0x10000000] = 0x93

**LDRSB R0**, [**R1**]

结果 R0=0xFFFFFF93

# LDRSH 有符号的半字数据加载指令

- 格式: LDR{<cond>}SH <Rd>, <addr>
- · 功能:同LDRH指令,但
  - (1)addr地址内16位的半字数据→Rd
  - (2) Rd高16位按半字符号位扩展
- 例如:

R1=0x10000000 [0x10000000]=0x933D

**LDRSH R0, [R1]** 

结果 R0=0xFFFF933D

## STR 字数据存储指令

- 格式: STR{<cond>} <Rd>, <addr>
- 功能:
- (1) 寄存器Rd字数据(32位)→ addr地址中
- (2) 还可以: 合成的有效地址 → 基址寄存器
- · 地址addr: 简单的值、一个偏移量、被移位的偏移量。
- · 寻址方式同LDR指令。
- 例如:

R1=0x40003000 R0=0x1A27E4F3

STR R0, [R1, #4]!

- (1) 存储器地址 =R1+#4=0x40003000+#4 =0x40003004
- (2)  $R0 \rightarrow [0x40003004] = 0x1A27E4F3$
- (3) 修改R1 R1+#4→ R1= 0x40003004

## STR 字数据存储指令举例

- STR R2, [R1, #16] ; 将R2的内容保存到R1+16为地址的内存中
- STR R0, [R7], #-8 ; 将R0的内容保存到R7中地址对应的内存
  - ,中,R7←R7-8
- STR R2, [R9, #consta-struc]; consta-struc是一个常量表达式,
  - ,范围为-4095~4095
- 在编程中常使用该指令将R0中的一个字存到外设端口寄存器中:
- MOV R1, #UARTADD ;将外设端口地址UARTADD装入R1中
- STR R0, [R1] ; 将数据保存到外设端口寄存器中

## STR 指令应用举例-1

#### • (1) 用ARM指令实现x=(a+b)-c

LDR R4, =a ; 变量a处的地址装入R4中

LDR R0, [R4] ;  $a \rightarrow R0$ 

LDR R5, =b; 变量b处的地址装入R5中

LDR R1, [R5] ;  $b\rightarrow R1$ 

ADD R3, R0, R1 ; R0+R1  $\rightarrow$ R3,  $\square$ a+b  $\rightarrow$ R3

LDR R4,=c;变量c处的地址装入R4中

LDR R2, [R4] ;  $c \rightarrow R2$ 

SUB R3, R3, R2 ; R3-R2  $\rightarrow$ R3, 即(a+b)-c  $\rightarrow$ R3

LDR R4, =x ; 变量x处的地址装入R4中

STR R3, [R4] ; 存x

# STR 指令应用举例-2

(2) 用ARM指令实现 x = a × (b+c)

ADR R4, b ; 变量b处的地址装入R4中

LDR R0, [R4] ; 取b

ADR R4, c ; 变量c处的地址装入R4中

LDR R1, [R4] ; 取c

ADD R2, R0,R1; R0+R1  $\rightarrow$ R2,  $\square$ b+c  $\rightarrow$ R2

ADR R4, a ; 变量a处的地址装入R4中

LDR R0, [R4] ; 取a

MUL R2, R2, R0 ; R2×R0  $\rightarrow$ R2,  $\mathbb{P}(b+c)\times a \rightarrow$ R2

ADR R4, x ; 变量x处的地址装入R4中

STR R2, [R4] ; 存x

## STRB 字节数据存储指令

- 格式: STR{<cond>}B <Rd>, <addr>
- 功能: Rd低8位字节数据 → addr内存地址
- · 其他用法同STR指令。
- 例如:

假设R1=0x40003000 R0=0x1A27E4F3

#### **STRB R0, [R1, #4]!**

- (1) 存储器地址=R1+#4=0x40003000+#4=0x40003004
- (2) R0低8位字节数据→[0x40003004]= 0xF3
- (3) 修改R1 R1+#4 →R1= 0x40003004

### STRH 半字数据存储指令

- 格式: STR{<cond>}H <Rd>, <addr>
- 功能: Rd低16位半字数据→addr内存地址
- · 说明: addr所表示的地址必须是半字对齐的。
- · 其他用法同STR指令。
- 例如:

假设R1=0x40003000 R0=0x1A27E4F3

#### **STRH R0, [R1, #4]!**

- (1) 存储器地址 =R1+#4=0x40003000+#4=0x40003004
- (2)  $R0 \rightarrow [0x40003004] = 0xE4F3$
- (3) 修改R1 R1+#4 → R1= 0x40003004

### STRT 用户模式的字数据存储指令

• 格式: STR{<cond>}T <Rd>, <addr>

· 功能:同STR指令。

• 说明:无论处理器处于何种模式,该指令都将被当作一般用户模式下的内存操作。

## STRBT 用户模式的字节数据存储指令

格式: STR{<cond>}BT <Rd>, <addr>

功能:同STRB指令。

说明:无论处理器处于何种模式,该指令都将被当作一般用户模 式下的内存操作。

#### LDM 批量数据加载指令

• 格式:

**LDM**{<**cond**>}{<**type**>} <**Rn**> {!}, <**regs**> {^}

- 功能:连续存储单元→寄存器(多个)
- 该指令一般用于多个寄存器数据的出栈。
- 格式说明:
- type字段种类: 8种。
- Rn:基址寄存器,其值是内存单元的起始地址。不允许为R15。
- Regs: 寄存器列表,从最低序号寄存器开始,与书写顺序无关。
- !后缀: 指令执行完毕后,将最后的地址写入基址寄存器。
- ^后缀: 当regs中不包含PC时,该后缀用于指示指令所用的寄存器为用户模式下的寄存器。

否则,指示指令执行时,SPSR →CPSR。

## type字段种类

#### • type字段种类:

#### (1) 拷贝

IA: 每次传送后地址加 LDMIA(内存块读) STMIA(内存块写)

IB: 每次传送前地址加 LDMIB(内存块读) STMIB(内存块写)

DA: 每次传送后地址减 LDMDA(内存块读) STMDA(内存块写)

DB: 每次传送前地址减 LDMDB(内存块读) STMDB(内存块写)

#### (2) 堆栈

FD: 满递减堆栈 LDMFD(出栈) STMFD(进栈)

ED: 空递减堆栈 LDMED(出栈) STMED(进栈)

FA: 满递增堆栈 LDMFA(出栈) STMFA(进栈)

EA: 空递增堆栈 LDMEA(出栈) STMEA(进栈)

• 例如 LDMIA R13!, {R0-R1, R2}

R13!, {R0, R1, R2} LDMIA 高地址 0x12345694 36338832 高地址 0x12345694 36338832 0x12345690 **14543862** 0x12345690**|14543862** R13 0x1234568C**15548545** 0x1234568C 15548545 0x12345688 **54693645** 0x12345688**|54693645**| 0x12345684**|66663333** 0x12345684**|66663333** R13 0x12345680**| 00008888** 0x12345680 **00008888** 0x1234567C**| 59595959** 0x1234567C**| 59595959** 低地址 0x12345678 26262626 低地址 0x12345678 26262626

LDMIA执行前, 内存情况 LDMIA执行后 内存情况

• 例如 LDMIB R13!, {R0-R1, R2}

LDMIB R13!, {R0, R1, R2}



LDMIB执行前, 内存情况



LDMIB执行后 内存情况

• 例如 LDMDA R13!, {R0-R1, R2}

LDM DA R13!, {R0, R1, R2}

|    | 高地址 | 0x12345694  | 36338832 |
|----|-----|-------------|----------|
|    |     | 0x12345690  | 14543862 |
|    |     | 0x1234568C  | 15548545 |
|    |     | 0x12345688  | 54693645 |
| 13 | -   | •0x12345684 | 66663333 |
|    |     | 0x12345680  | 00008888 |
|    |     | 0x1234567C  | 59595959 |
|    | 低地址 | 0x12345678  | 26262626 |
|    |     |             |          |

LDMDA执行前, 内存情况

| 高地址 | 0x12345694 | 36338832 |
|-----|------------|----------|
|     | 0x12345690 | 14543862 |
|     | 0x1234568C | 15548545 |
|     | 0x12345688 | 54693645 |
|     | 0x12345684 | 66663333 |
|     | 0x12345680 | 00008888 |
|     | 0x1234567C | 59595959 |
| R13 | 0x12345678 | 26262626 |
| 低地址 | 0x12345674 |          |

LDMDA执行后 内存情况 R2

**R1** 

R0

例如 R13!, {R0-R1, R2} **LDMDB** 



#### FD/ED/FA/EA

- FD、ED、FA和EA指定是满栈还是空栈,是升序栈还是降序栈, 用于堆栈寻址。
- 满堆栈: 栈指针指向上次写的最后一个数据单元。
- 空堆栈: 栈指针指向第一个空闲单元。
- 降序栈在内存中反向增长; 升序栈在内存中正向增长。
- ARM微处理器支持四种类型的堆栈工作方式,即:
  - (1) 满递增方式FA (Full Ascending): 堆栈指针指向最后入栈的数据位置,且由低地址向高地址生成。
  - (2) 满递减方式FD (Full Decending): 堆栈指针指向最后入栈的数据位置,且由高地址向低地址生成。
  - (3) 空递增方式EA (Empty Ascending): 堆栈指针指向下一个入栈数据的空位置,且由低地址向高地址生成。
  - (4) 空递减方式ED(Empty Decending): 堆栈指针指向下一个入栈数据的空位置,且由高地址向低地址生成。

### FD/ED/FA/EA举例



#### LDMFD实验例 (出栈)





## LDMFD实验例-调整寄存器列表顺序



**注意**:寄存器列表顺序改变



#### 执行LDMFD R13!,{R0,R1,R2}后

|                      | ,, , ,,                |  |  |
|----------------------|------------------------|--|--|
| ARMTTDMI - Registers |                        |  |  |
| Register             | Value                  |  |  |
| ⊟-Current            | {}                     |  |  |
| -r0                  | 0x11223344             |  |  |
| -rl                  | 0x55667788 <b>&lt;</b> |  |  |
| -r2                  | OxAABBCCDD ◆·······    |  |  |
| -r3                  | 0x00000000             |  |  |
| r4                   | 0x00000000             |  |  |
| -r5                  | 0x00000000             |  |  |

| ARM7TDM | I – Me | mory   | Start  | <u>a</u> ć     | ldr (0x400010           | 000    |            | $\exists$   |
|---------|--------|--------|--------|----------------|-------------------------|--------|------------|-------------|
| Tab1 -  | Неж -  | No p   | refix  | Tε             | ab2 - Hex -             | No pr  | efix   Tal | 3 - Hex - 1 |
| Addre   | 88     |        | 0      |                | 4                       |        | 8          | С           |
| 0x4000  | 1000   | 1122   | 3344   | (              | 55667788                | . (ÁAB | BCCDD      | E800E800    |
| 0x4000  | 1010   | E7FF   | 0010   | ····· <u>·</u> | E800E <mark>8</mark> 00 | E7F    | F0010      | E800E800    |
| 0x4000  | 1020   | E7FF   | φοιο - | ]              | E800E <mark>8</mark> 00 | E7F    | 'F0010 \   | E800E800    |
| 0x4000  | 1030   | E7FF   | 0010   | ]              | E800E8 <b>0</b> 0       | E7F    | F0010      | E800E800    |
|         |        |        |        |                |                         |        |            |             |
|         | 0x40   | 001000 | )的值    |                | 0x40001004              | 4的值    | 0x400      | 001008的值    |

## LDM指令操作的伪代码

```
LDM {<cond>} <addressing_mode> <Rd> {!}, <registers>
          指令操作的伪代码:
           if ConditionPassed(cond) then
                                                          即8种type字段种类
              adderss = start address
                                             ;从R0开始检查并设置
              for i = 0 to 14
                 if registers _{\rm list[i]} = 1 then
                   Ri = Memory[adderss,4]
                   adderss = address + 4 ; 广义修正
             if registers _list[15] = = 1 then ; R15是PC
                value = Memory[adderss,4]
                if (architecture version 5 or above) then
                    PC = value AND 0xFFFFFFE
                    T Bit = value[0]
                 else
                    PC = value AND 0xFFFFFFFC
                                                            R15-R0的序号
                 adderss = address + 4
             assert end adderss = address - 4
       28 27 26 25 24 23 22 21 20 19
31
         1 0 0
                                                   register list
                               Rn
  cond
```

#### STM 批量数据存储指令

- 格式: STM {<cond>} {<type>} <Rn> {!}, <regs> {^}
- 功能:寄存器列表的值→连续的内存单元
- Rn: 基址寄存器,其值为内存单元的起始地址为。
- Regs: 寄存器列表。
- 该指令一般用于多个寄存器数据的入栈。
- 注意:最高序号的寄存器数据最先进栈。
- 其他参数用法同LDM指令。
- 例如:
- STMEA R13!, {R0-R12, PC} ; 将寄存器R0~R12以及程序计数器
  - ;PC的值保存到R13指示的堆栈中

## STM 入栈举例



### SWP 字数据交换指令

- 格式: SWP {<cond>} <Rd>>, <op1>, [<op2>]
- 功能: Rd=[op2]
- [op2]=op1
- · 从op2所表示的内存装载一个字并把这个字放置到目的寄存器 Rd中,然后把寄存器op1的内容存储到同一内存地址中。
- op1、op2: 均为寄存器。
- 例如:
- SWP R0, R1, [R2] ; [R2]字数据→R0, R1字数据→[R2]

#### SWPB 字节数据交换指令



- 功能: [op2]一个字节 $\rightarrow Rd$ 低8位,Rd的高24位清0 **op1低8位数据→[op2]**
- 例如:
- SWPB R0, R1, [R2] ; [R2]一个字节数据→R0低8位
  - : R1低8位字节数据→[R2]

## 3.2.6 ARM 协处理器指令

- ARM处理器最多可支持16个协处理器,用于辅助ARM完成各种协处理操作。
- 在程序执行过程中,各协处理器只执行自身的协处理指令,而忽略属于ARM处理器和其他协处理器的指令。
- · ARM协处理器指令可分为3类:
  - (1) ARM处理器用于初始化协处理器的数据操作指令(CDP)。
  - (2) 协处理器寄存器和内存单元之间的数据传送指令(LDC, STC)。
  - (3) ARM处理器寄存器和协处理器寄存器之间的数据传送指令(MCR, MRC)。

#### CDP协处理器数据操作指令

- 格式:
- CDP {条件} 协处理器编码,协处理器操作码1,目的寄存器,源寄存器1,源寄存器2,协处理器操作码2
- 功能:用于ARM处理器通知ARM协处理器执行特定的操作,若协处理器不能成功完成特定的操作,则产生未定义指令异常。其中协处理器操作码1和协处理器操作码2为协处理器将要执行的操作,目的寄存器和源寄存器均为协处理器的寄存器,指令不涉及ARM处理器的寄存器和存储器。
- 指令示例:

CDP P1, 2, C1, C2, C3

;命令P1 (1号)协处理器,把自己的寄存器C2和寄存器C3作为操作数,进行第"2"方式的操作,结果放在寄存器C1中。

; 即, P1: C2 操作2 C3 → C1

#### LDC 协处理器加载指令

格式:

LDC {条件} {L} 协处理器编码,目的寄存器,[源寄存器]

- 功能: 协处理器的目的寄存器← [ARM的源寄存器]间址存储器字单元。
- 用于将源寄存器所指向的存储器中的字数据传送到目的寄存器中,若协 处理器不能成功完成传送操作,则产生未定义指令异常。
- {L}选项:表示指令为长读取操作,如用于双精度数据的传输。
- 指令示例:

LDC P3, C4, [R5]

: 将ARM处理器的寄存器R5所指向的存储器中的字数据传送到协处 理器P3的寄存器C4中。

## STC 协处理器存储指令

#### 格式:

STC {条件} {L} 协处理器编码,源寄存器,[目的寄存器]

- 功能: 协处理器源寄存器字数据→[ARM目的寄存器]间址存储器字单元。
- 用于将源寄存器中的字数据传送到目的寄存器所指向的存储器中,若协 处理器不能成功完成传送操作,则产生未定义指令异常。
- {L}选项:表示指令为长读取操作,如用于双精度数据的传输。
- 指令示例:

**STCEQ P2, C4, [R5]** 

; 当Z=1时, 执行将协处理器P2的寄存器C4中的字数据传送到ARM 处理器的寄存器R5所指向的存储器中。

#### MCR和MRC指令

#### 格式:

MCR/MRC {条件} 协处理器编码,协处理器操作码1,目的寄存器, 源寄存器1,源寄存器2,协处理器操作码

- MCR功能: 协处理器寄存器←ARM处理器寄存器。
- MRC功能: ARM处理器寄存器←协处理器寄存器。
- ARM处理器指定一个寄存器作为传送数据的源或接收数据的目标。
- 协处理器指定两个寄存器,同时可以像CDP指令一样指定操作要求。
- 指令示例:

MCR P2, 3, R2, C4, C5, 6

- ;指定协处理器P2执行第3种操作,类型6,操作数是 R2,结果放在C4中。
  - P0, 3, R2, C4, C5, 6
- :指定协处理器P0执行第3种操作,类型6,操作数C4和C5,结果送给R2 。

#### ARM 920T的协处理器

- ARM 920T 只有两个协处理器: CP14、 CP15
- CP14: 调试通信通道协处理器DCC,提供了两个32bits寄存器用于传送数据。
- CP15: 系统控制协处理器,配置和控制caches、MMU、保护系统、时钟模式。有16个寄存器: CR0-CR15。
- · CP15寄存器只能被MRC和MCR指令访问。
- MRC/MCR {cond} coproc, opcode1, Rd, CRn, CRm {,opcode2}
   L用于区分MRC(L=1)和MCR(L=0)



#### CP15寄存器CR0

寄存器CR0有2个,具体被访问的寄存器由Opcode\_2字段的值决定。

#### ID编码寄存器

该寄存器为只读寄存器,返回32位的设备ID编码。 通过读CP15寄存器0并将opcode\_2字段设置0可以 访问ID编码寄存器。例如:

MRC p15, 0, Rd, c0, c0, 0 ;返回ID寄存器

#### Cache类型寄存器

该寄存器为只读寄存器,它包含ICache和DCache的 大小以及体系结构的相关信息。

通过读CP15寄存器0并将opcode\_2字段设置为1可以 访问Cache类型寄存器,例如:

MRC p15, 0, Rd, c0, c0, 1 ;返回Cache的详细资料

### 3.2.7 ARM 软件中断指令

ARM处理器支持两条异常中断指令:

软件中断指令SWI

断点中断指令BKPT

- ARM指令集中的软件中断指令是唯一一条不使用寄存器的ARM指令, 也是一条可以条件执行的指令。
- 因为ARM指令在用户模式中受到很大的局限,有一些资源不能够访 问。所以,在需要访问这些资源时,使用软件控制的唯一方法就是使 用软件中断指令。

### SWI 软件中断指令

- 格式: SWI {<cond>} 24位的立即数
- 功能:产生软件中断,调用系统例程。
- 24位的立即数: 指定用户程序调用系统例程的类型, 其参数通过通 用寄存器传递。
- 当24位的立即数被忽略时,系统例程类型由寄存器R0指定,其参数 通过其他通用寄存器传递。
- 例如:
- ;调用编号为05的系统例程。 **SWI 0X05**

### SWI指令操作的伪代码

- SWI {<cond>}<immed\_24>
- 指令操作的伪代码:

if ConditionPassed(cond) then

**R14\_svc** = adderss of next instruction after the SWI instruction

 $SPSR\_svc = CPSR$ 

CPSR[4:0] = 0b10011 /\*进入管理模式\*/

CPSR[5] = 0 /\* Execute in ARM state, T Bit = 0\*/

/\* CPSR[6] is unchanged, fiq不变\*/

CPSR[7] = 1 /\* Disable normal interrupt, I Bit = 1, 禁止irq \*/

if high vectors configured then

PC = 0xFFFF0008

else

PC = 0x00000008

| 异常类型      | 工作模式      | 特定地址(低端)   | 特定地址(高端)   | 优先级 |
|-----------|-----------|------------|------------|-----|
| 复位        | 管理模式      | 0x00000000 | 0xFFFF0000 | 1   |
| 未定义指令     | 未定义指令中止模式 | 0x00000004 | 0xFFFF0004 | 6   |
| 软件中断(SWI) | 管理模式      | 0x00000008 | 0xFFFF0008 | 6   |

### SWI的参数传递

- 使用SWI指令时,通常使用以下两种方法进行参数传递:
- (1)指令中使用24位的立即数(非0),参数通过通用寄存器传递。 此时,24位的立即数指定了用户请求的服务类型。
- 例:

MOV R0, #34

;设置子功能号为34,作为入口参数

**SWI 12** 

;调用12号软中断

- (2)指令中的24位立即数被忽略(为0),用户请求的服务类型由寄存器R0的值决定,参数通过其他的通用寄存器传递。
- 例:

MOV R0, #12

;调用12号软中断

MOV R1, #34

;设置子功能号为34

SWI 0

; 软中断,中断立即数为0

### SWI的操作如何获取立即数

- SWI中断处理程序要通过读取SWI指令,来获取24位立即数。
- 步骤:
- (1) 确定引起中断的SWI指令是ARM指令还是Thumb指令,可由SPSR得到。
- (2)取SWI指令的地址,可由LR得到。
- (3)读出指令,分解出立即数。
- 例:

T\_bit EQU 0x20

#### SWI\_Hander

STMFD SP!, {R0-R3, R12, LR} ; 现场保护

MRS R0, SPSR ; 读取SPSR

TST R0, #T\_bit ; 测试T标志位

LDRNEH R0, [LR, # -2] ; 若是Thumb指令, 读取16位指令码

BICNE R0, R0, #0xFF00 ; 对应位清0, 取Thumb指令的8位立即数

LDREQ R0, [LR, #-4] ; 若是ARM指令, 读取32位指令码

BICEQ R0, R0, #0xFF000000 ; 对应位清0, 取ARM指令的24位立即数

•••

LDMFD SP!, {R0-R3, R12, PC}<sup>^</sup>;恢复现场,同时SPSR→CPSR</sup>

## BKPT 断点中断指令

- 格式: BKPT 16位的立即数
- 功能:产生软件断点中断,用于软件调试。
- 16位的立即数用于保存软件调试中额外的断点信息。
- 例:

**BKPT** 

BKPT 0xF02C

#### 3.2.8 程序状态寄存器指令

- 作用: 状态寄存器和通用寄存器间传送数据。
- · 总共有两条指令: MRS和MSR。
- 两者结合可用来修改程序状态寄存器的值。

#### MRS 程序状态寄存器到通用寄存器的数据传送指令

- 格式: MRS{<cond>} <Rd>, CPSR/SPSR
- 功能: CPSR/SPSR→ Rd
- 用于以下场合保存状态: 进入中断服务程序 进程切换
- 例如:
- MRS R0, CPSR ; 状态寄存器CPSR→R0

#### MSR 通用寄存器到程序状态寄存器的数据传送指令

- 格式: MSR{<cond>} CPSR/SPSR <field>,<op1>
- 功能: CPSR/SPSR\_field ← op1
- op1: 通用寄存器、立即数
- 用于以下场合恢复状态: 退出中断服务程序 进程切换
- 例如:

MSR CPRS\_f, R0 ; R0→ CPRS (只修改条件域)

MRS CPSR\_fsxc, #5 ;  $\#5 \rightarrow CPRS$ 

| 状态寄存器位   | Field域 | 标识 |
|----------|--------|----|
| 位[31:24] | 条件标志域  | f  |
| 位[23:16] | 状态位域   | S  |
| 位[15:8]  | 扩展位域   | X  |
| 位[7:0]   | 控制位域   | c  |

#### 3.3 Thumb指令集

- Thumb指令集可以认为是ARM指令集的子集。
- Thumb指令长度为16位,但其数据处理指令的操作数仍然是32位的, 指令寻址地址也是32位的。
- 由于是压缩的指令,因此,在ARM指令流水线中实现Thumb指令时, 先动态解压缩,然后作为标准的ARM指令来执行。
- 如何区分指令取决于CPSR中的第五位:T(T=0)为ARM状态,T=1为Thumb状态)。
- Thumb指令集中没有: 乘加指令、64位乘法指令、协处理器指令、数 据交换指令、程序状态寄存器指令,而且指令的第二操作数受到限制, 除了跳转指令B有条件执行功能外,其他指令均为无条件执行。
- Thumb指令系统不是完整的指令体系,必须与ARM配合使用。
- Thumb指令集有4大类:

数据处理指令

跳转指令

Load/Store指令

软件中断指令

#### Thumb指令集与ARM指令集区别

- Thumb指令集与ARM指令集在以下几个方面有区别:
- 跳转指令。条件跳转在范围上有更多的限制,转向子程序只具有无条件 转移B。
- 数据处理指令。对通用寄存器进行操作,操作结果需放入其中一个操作 数寄存器,没有第三个寄存器。
- 单寄存器加载和存储指令。Thumb状态下,单寄存器加载和存储指令只 能访问寄存器R0~R7。
- 批量寄存器加载和存储指令。LDM和STM指令可以将任何范围为R0~R7 的寄存器子集加载或存储,PUSH和POP指令使用堆栈指针R13作为基址 实现满递减堆栈,除R0~R7外,PUSH指令还可以存储链接寄存器R14, 并且POP指令可以加载程序指令PC。

# 数据处理指令1

| 格式              | 功 能                                                                  |
|-----------------|----------------------------------------------------------------------|
| MOV Rd,imm_8    | Rd=imm_8; Rd为R0~R7, imm_8为8位立即数                                      |
| MOV Rd,Rn       | Rd=Rn; Rd、Rn为R0~R15                                                  |
| MVN Rd,Rn       | Rd=~Rn; Rd、Rn为R0~R7                                                  |
| NEG Rd,Rn       | Rd=-Rn; Rd、Rn为R0~R7                                                  |
| ADD Rd,Rn,imm   | Rd=Rn+imm;Rd为R0~R7,Rn为R0~R7或PC或SP。Rn为PC或SP时,imm为10位立即数;否则,imm为3位立即数  |
| ADD Rd,Rn,Rm    | Rd=Rn+Rm; Rd、Rn、Rm为R0~R7                                             |
| ADD Rd,imm      | Rd=Rd+imm; Rd为R0~R7或SP<br>Rd为SP时,imm为-508~+508间的4整数倍的数; 否则,imm为8位立即数 |
| ADD Rd,Rn       | Rd=Rd+Rn; Rd、Rn为R0~R15                                               |
| ADC Rd,Rn       | Rd=Rd+Rn+carry; Rd、Rn为R0~R7, carry为进位标志值                             |
| SUB Rd,Rn,imm_3 | Rd=Rn-imm_3; Rd、Rn为R0~R7, imm_3为3位立即数                                |
| SUB Rd,Rn,Rm    | Rd=Rn-Rm; Rd、Rn、Rm为R0~R7,                                            |
| SUB Rd,imm      | Rd=Rd-imm; Rd为R0~R7或SP<br>Rd为SP时,imm为-508~+508间的4整数倍的数; 否则,imm为8位立即数 |
| SBC Rd,Rn       | Rd=Rd-Rn-!carry; Rd、Rn为R0~R7, carry为进位标志值                            |
| MUL Rd,Rn       | Rd=Rd×Rn; Rd、Rn为R0~R7                                                |

# 数据处理指令2

| 格式              | 功 能                                         |
|-----------------|---------------------------------------------|
| AND Rd,Rn       | Rd=Rd&Rn Rd、Rn为 <mark>R0~R7</mark>          |
| ORR Rd,Rn       | Rd=Rd Rn; Rd、Rn为R0~R7                       |
| EOR Rd,Rn       | Rd=Rd^Rn; Rd、Rn为R0~R7                       |
| BIC Rd,Rn       | Rd=Rd&(~Rn); Rd、Rn为R0~R7                    |
| ASR Rd,Rn       | Rd=Rd算术右移Rn位;Rd、Rn为R0~R7                    |
| ASR Rd,Rn,imm_5 | Rd=Rn算术右移imm_5位;Rd、Rn为R0~R7,imm_5为1~32之间的数值 |
| LSL Rd,Rn       | Rd=Rd逻辑左移Rn位;Rd、Rn为R0~R7                    |
| LSL Rd,Rn,imm_5 | Rd=Rn逻辑左移imm_5位;Rd、Rn为R0~R7                 |
| LSR Rd,Rn       | Rd=Rd逻辑右移Rn位;Rd、Rn为R0~R7                    |
| LSR Rd,Rn,imm_5 | Rd=Rn逻辑右移imm_5位;Rd、Rn为R0~R7                 |
| ROR Rd,Rn       | Rd=Rd循环右移Rn位;Rd、Rn为R0~R7                    |
| CMP Rn,Rm       | 根据Rn-Rm的值,修改CPSR的状态标志位; Rn、Rm为R0~R7         |
| CMP Rn,imm_8    | 根据Rn-imm_8的值,修改CPSR的状态标志位;Rn为R0~R7          |
| CMN Rn,Rm       | 根据Rn+Rm的值,修改CPSR的状态标志位;Rn、Rm为R0~R7          |
| TST Rn,Rm       | 根据Rn&Rm的值,修改CPSR的状态标志位;Rn、Rm为R0~R7          |

# 跳转指令

| 格式            | 功能                                                                               |  |
|---------------|----------------------------------------------------------------------------------|--|
| B{cond} label | PC=label<br>若有cond,则label必须在当前指令的-256~+256字节范围内;<br>否则,label必须在当前指令的-2KB~+2KB范围内 |  |
| BL label      | R14=PC+4,PC=label<br>label必须在当前指令的-4MB~+4MB范围内                                   |  |
| BX Rn         | PC=Rn,且切换处理器状态                                                                   |  |

# Load/Store指令

| 格式                 | 功能                                                                         |
|--------------------|----------------------------------------------------------------------------|
| LDR Rd,[Rn,imm]    | Rd=地址(Rn+imm)中的字数据;Rd为R0~R7,Rn为R0~R7或SP或PC;若Rn为PC或SP,imm为5位立即数,否则imm为8位立即数 |
| LDR Rd,[Rn,Rm]     | Rd=地址(Rn+Rm)中的字数据;Rd、Rn、Rm为R0~R7                                           |
| LDRH Rd,[Rn,imm_5] | Rd=地址(Rn+imm_5)中的无符号半字数据;Rd、Rn为R0~R7,imm_5为5位立即数                           |
| LDRH Rd,[Rn,Rm]    | Rd=地址(Rn+Rm)中的无符号半字数据;Rd、Rn、Rm为R0~R7                                       |
| LDRB Rd,[Rn,imm_5] | Rd=地址(Rn+imm_5)中的无符号字节数据;Rd、Rn为R0~R7                                       |
| LDRB Rd,[Rn,Rm]    | Rd=地址(Rn+Rm)中的无符号字节数据;Rd、Rn、Rm为R0~R7                                       |
| LDRSH Rd,[Rn,Rm]   | Rd=地址(Rn+Rm)中的有符号半字数据;Rd、Rn、Rm为R0~R7                                       |
| LDRSB Rd,[Rn,Rm]   | Rd=地址(Rn+Rm)中的有符号字节数据;Rd、Rn、Rm为R0~R7                                       |
| LDR Rd,label       | Rd=地址(label)中的字数据;Rd为R0~R7                                                 |
| STR Rd,[Rn,imm]    | 地址(Rn+imm)处的字数据=Rd;Rd为R0~R7,Rn为R0~R7或SP或PC;若Rn为PC或SP,imm为5位立即数,否则imm为8位立即数 |
| STR Rd,[Rn,Rm]     | 地址(Rn+Rm)处的字数据=Rd;Rd、Rn、Rm为R0~R7                                           |
| STRH Rd,[Rn,imm_5] | 地址(Rn+imm_5)处的无符号半字数据=Rd; Rd、Rn为R0~R7                                      |
| STRH Rd,[Rn,Rm]    | 地址(Rn+Rm)处的无符号半字数据=Rd; Rd、Rn、Rm为R0~R7                                      |
| STRB Rd,[Rn,imm_5] | 地址(Rn+imm_5)处的无符号字节数据=Rd; Rd、Rn为R0~R7                                      |
| STRB Rd,[Rn,Rm]    | 地址(Rn+Rm)处的无符号字节数据=Rd; Rd、Rn、Rm为R0~R7                                      |
| LDMIA Rd{!},regs   | regs=以Rd为起始地址的连续字数据;regs为寄存器列表                                             |
| STMIA Rd{!},regs   | 以Rd为起始地址的连续字数据=regs; regs为寄存器列表                                            |
| PUSH regs{,LR}     | [SP]=regs{, LR}; LR即R14, SP即R13                                            |
| POP regs{,PC}      | regs{, PC}=[SP]; PC即R15, SP即R13                                            |

# 软件中断指令

| 格式        | 功能        |
|-----------|-----------|
| SWI 8位立即数 | 8位立即数为中断号 |

# 第3章 结 束